路透:Intel砸十亿美元挑战台积 新制程良率卡关10% * 阿波罗新闻网
新闻 > 科教 > 正文
路透:Intel砸十亿美元挑战台积 新制程良率卡关10%
作者:

英特尔(Intel)新任执行长陈立武(Lip-Bu Tan)。翻摄自 X Intl Econ Observe

据《路透社》独家报导,美国芯片大厂英特尔(Intel)为挑战台积电而投入数十亿美元开发的18A制程技术,目前面临良率过低的困境,有两位知情人士向《路透社》透漏,去年底Panther Lake芯片的良率仅约5%,今年夏季虽升至10%,但仍远低于量产所需的50%门槛。面对质疑,《科技新报》指出,英特尔发言人表示对 Intel18A现状感到满意。

《路透社》说明,英特尔将18A制成是为重英特尔振高阶芯片制造业务的关键,该技术结合次世代晶体管设计与新供电方式,目标是2025年量产Panther Lake处理器,然而,自去年底以来,良率始终徘徊在个位数,远低于内部设定的50%量产标准,若良率无法达到70%至80%,英特尔将难以从中获利,英特尔财务长David Zinsner虽称良率“比外界报导更高”,但未提供具体数据,若无法在年底前大幅提升良率,英特尔可能被迫以低毛利或亏损方式推出这款关键笔电芯片,甚至影响其14A制程的未来发展。

综合外媒报导,台积电2nm制程试生产良率已达60%,三星也提升至40%,相比之下,英特尔的技术明显落后,知情人士形容,英特尔在18A制程上采取“背水一战”策略,一次性导入多项未经验证的技术,导致缺陷率居高不下,截至今年夏季,Panther Lake芯片的缺陷数量仍高于产业标准三倍,严重阻碍量产进程。

《路透社》进一步披露,英特尔若无法为下一代14A制程争取外部订单,可能被迫退出先进制程制造。公司近期已裁减20%员工,并任命新任执行长Lip-Bu Tan推动改革。David Zinsner坦言,当前良率虽逐步改善,但仍不足以实现正毛利,需持续优化制程。此外,继Panther Lake之后的Nova Lake芯片,部分仍须依赖台积电代工,凸显英特尔在自主制造上的挑战。

《Engadget》报导,英特尔曾向投资人保证18A制程进展正常,但去年无厂半导体公司博通(Broadcom)对试产结果不满的消息已引发疑虑,公司强调Panther Lake将如期推出,并成为笔电市场的重要产品,但业内人士认为,若良率无法突破,英特尔恐需承担高成本风险。随着台积电与三星在先进制程竞赛中持续领先,英特尔的追赶之路愈发艰难。

责任编辑: 时方  来源:新头壳 转载请注明作者、出处並保持完整。

本文网址:https://d3lxuwvwo1hamd.cloudfront.net/2025/0807/2258874.html